Unterschiede
Hier werden die Unterschiede zwischen zwei Versionen angezeigt.
Beide Seiten der vorigen Revision Vorhergehende Überarbeitung Nächste Überarbeitung | Vorhergehende Überarbeitung | ||
z1013:module:bws [2017/03/02 15:15] – [Beschreibung] volkerp | z1013:module:bws [2019/12/29 13:17] (aktuell) – [Beschreibung] volkerp | ||
---|---|---|---|
Zeile 13: | Zeile 13: | ||
http:// | http:// | ||
+ | |||
+ | http:// | ||
s.a. http:// | s.a. http:// | ||
Zeile 28: | Zeile 30: | ||
Wer die Karte nur monochrom betreiben und die Anzeige grün auf schwarz haben möchte kann es noch einfacher haben. Der Farb-RAM, die beiden ICs danach und die 3 Ausgangsstufen können komplett unbestückt bleiben. Vom Monochrom-Pin des JP7 wird direkt zum Grün-Ausgang an ST2 ein Widerstand 330 Ohm quer über die Platine gelegt - fertig. Wer das Bild noch schärfer haben möchte ersetzt den DL004 durch einen D204 oder einen 74S04. | Wer die Karte nur monochrom betreiben und die Anzeige grün auf schwarz haben möchte kann es noch einfacher haben. Der Farb-RAM, die beiden ICs danach und die 3 Ausgangsstufen können komplett unbestückt bleiben. Vom Monochrom-Pin des JP7 wird direkt zum Grün-Ausgang an ST2 ein Widerstand 330 Ohm quer über die Platine gelegt - fertig. Wer das Bild noch schärfer haben möchte ersetzt den DL004 durch einen D204 oder einen 74S04. | ||
+ | |||
+ | **2019 Neuauflage mit geändertem Layout** | ||
+ | |||
+ | {{: | ||
+ | |||
+ | * Variante 1 80x24 & 64x32 | ||
+ | * Variante 2 80x24 & 64x16 (als K7023) | ||
+ | * Variante 3 32x8 (für MC80.2x) | ||
+ | * Variante 4 32x32 & 64x32 (Z1013 | ||
+ | |||
+ | |||
+ | http:// | ||
+ | |||
+ | geändert wurde: | ||
+ | * eine VGA-Buchse und der Wannenstecker | ||
+ | * beide Bus-Stecker möglich EFS und DIN | ||
+ | * ZG-EPROM kann 27C64 bis 256 drauf, mit Umschaltern | ||
+ | * mehr R-Netzwerke | ||
+ | * SMD wo möglich, insbesondere bei den Cs | ||
+ | * bei den Quarzoszillatoren sind beim Layout große und kleine Gehäuse möglich | ||
+ | |||
+ | Die Jumper sind überwiegend identisch mit der Version von 2015, d.h. der Schaltplan von Heiko passt genau so weiter. | ||
+ | Die Jumper befinden sich nur zum Teil an anderer Position. | ||
+ | |||
+ | Änderungen sind:\\ | ||
+ | JP4 (64/80) und JP5 (AC1) waren am hinteren Platinenrand und sind nun als Klavier ausgeführt. | ||
+ | Die anderen beiden Klavierschalter daneben wären für ein Low der A13 und A14, wenn von der Möglichkeit eines 27128 oder 27256 gebrauch gemacht wird. High bekommen diese Leitungen - schon für den 2764 - automatisch über das Widerstandsnetzwerk. An Pin27 (/PGM) liegt also kein " | ||
+ | |||
+ | * Widerstand in Reihe zur Diode in der MEMDI_OUT Leitung ist für /MEMDI und NANOS: Der Widerstand in der MEMDI_OUT Leitung wurde vorgesehen, weil der CPLD in einigen Konstellationen scheinbar zu schnell ist. Der Widerstand - welcher in seiner Größe zu probieren ist - soll die Flanken etwas ziehen, also das Signal etwas verzögern helfen. Es kann auch eine Drahtbrücke eingesetzt werden. | ||
===== Unterlagen ===== | ===== Unterlagen ===== | ||
Zeile 60: | Zeile 91: | ||
Für die Steuerung der BWS-Funktionen befindet sich ein rücklesbares I/ | Für die Steuerung der BWS-Funktionen befindet sich ein rücklesbares I/ | ||
Dieses belegt 2 aufeinanderfolgende Adressen. | Dieses belegt 2 aufeinanderfolgende Adressen. | ||
+ | |||
+ | Übersicht der Jumper | ||
+ | |||
+ | * JP1: Auswahl der Basisadresse des BWS: JP geschlossen = Bit auf Low | ||
+ | * JP2: Einstellung der oberen 4 Adressbit des I/ | ||
+ | * JP3: offen = BWS nur Schreibmodus, | ||
+ | * JP4: Anzeigemodus nach Reset: offen = 80x24, geschlossen = 64x32 | ||
+ | * JP5: Adressierung im 64x32 Mode: offen = normal, geschlossen = AC1 | ||
+ | * JP6: MEMDI-Steuerung: | ||
+ | |||
+ | Belegung des I/ | ||
+ | |||
+ | * Bit 0: Umschaltung Zeichen-RAM / Farb-RAM: L = Zeichen, H = Color-RAM | ||
+ | * Bit 1: Umschaltung 64/80 Zeichen-Mode: | ||
+ | * Bit 2: Zeilenzwischenraum im 80x24 Mode: L = dunkel, H = Pseudografik möglich | ||
+ | * Bit 3: Umschaltung Zeichensatz für Mode 64x32: L = Zeichensatz 1, H = Zeichensatz 2 | ||
+ | |||
+ | Zugriff auf das I/ | ||
+ | |||
+ | * Lesen aller 4 Bit des Registers über Adresse 0X2h | ||
+ | * Schreiben der Bits 3, 2, 1 über die Adresse 0X1h (Steuerung des BWS) | ||
+ | * Schreiben des Bit 0 über die Adresse 0X2h (Umschaltung Zeichen-RAM / Farb-RAM) | ||
+ | |||
+ | ( X = mit JP2 eingestellter Wert) |